河南工业职业技术学院E
EEPROM
答案是:系列器件
SRAM型FPGA
答案是:逻辑结构的PLD
MAX II系列又属于什么类型的PLD器件?为什么?
答案是:逻辑结构的PLD
APEX系列属于什么类型PLD器件?
答案是:配置次数无限
解释编程与配置这两个概念
答案是:SRAM查找表的编程单元
与传统的测试技术相比,边界扫描技术有何优点?
答案是:可擦除
FPGA系列器件中的LAB有何作用?
答案是:重新载入
什么是基于查找表的可编程逻辑结构?
答案是:编程信息
什么是基于乘积项的可编程逻辑结构?
答案是:Flash技术
OLMC有何功能?
答案是:CPLD
叙述EDA的FPGA/CPLD设计流程。
答案是:物理探针|器件正常
IP是什么?
答案是:针床
IP与EDA技术的关系是什么?
答案是:EEPROM|Flash
叙述ASIC的设计方法。
答案是:SRAM
FPGA/CPLD在ASIC设计中有什么用途?
答案是:擦除的编程
简述在基于FPGA/CPLD的EDA设计流程中所涉及的EDA工具
答案是:PLD器什
在整个流程中的作用。
答案是:FPGA类型|PLD器件
基于FPGA/CPLD的EDA设计流程中所涉及的EDA工具有
答案是:编程信息
1 OLMC(输出逻辑宏单元)有何功能?说明GAL是怎样实现可编程组合电路与时序电路的。
答案是:输入端
说明GAL是怎样实现可编程组合电路与时序电路的?
答案是:物理探针
执行MAX+PLUSII的( )命令,可以对设计的电路进行编译。
答案是:Compiler
执行MAX+PLUSII的( )命令,可以对设计的电路进行仿真。
答案是:Simulator
在VHDL中,PROCESS结构内部是由( )语句组成的。
答案是:顺序
在VHDL中,语句”FOR I IN 0 TO 7 LOOP ”定义循环次数为( )次
答案是:8
在VHDL中,可以用语句( ) 表示检测clock下降沿。
答案是:clock? event and clock=?0?
EAB
答案是:嵌入式阵列块(Embedded Array Block)
DFT
答案是:可测试设计(Design For Test)
CPLD
答案是:复杂可编程逻辑器件(Complex Programable Logic Device)
在VHDL中,PROCESS本身是( )语句
答案是:并行
执行MAX+PLUSII的( )命令,可以对设计的电路进行下载
答案是:Programmer
在EDA中,ISP的中文含义是( )
答案是:在系统编程
EPF10K20TC144-4具有( )个管脚。
答案是:144
MAXPLUSII中原理图的后缀是( )
答案是:.GDF
VHDL语言共支持四种常用库,其中( )库是用户的VHDL设计现行工作库
答案是:WORK
在EDA工具中,能将硬件描述语言转换为硬件电路的重要工具软件称为( )
答案是:综合器
assign—>pin/location chip命令是MAXPLUSII软件中( )的命令。
答案是:引脚锁定
在VHDL的CASE语句中,条件句中的“=>”不是操作符号,它只相当与( )作用
答案是:THEN
EDA的中文含义是( )
答案是:电子设计自动化
CASE语句属于( )语句
答案是:顺序
PROCESS语句属于( )语句
答案是:并行
LOOP语句属于( )语句
答案是:顺序
IF语句属于( )语句
答案是:顺序
BST
答案是:边界扫描测试(Boundary-Scan Testing)
BSDL
答案是:边界扫描描述语言(Boundary-Scan Description Language)
现场可编程门阵列的英文简称是( )。
答案是:FPGA
可编程逻辑器件的英文简称是( )
答案是:PLD
关于1987标准的VHDL语言中,标识符必须以( )开头
答案是:英文字母
1987标准的VHDL语言对大小写( )
答案是:不敏感
关键字ARCHITECTURE定义的是 ( )
答案是:结构体
描述项目具有逻辑功能的是( )
答案是:结构体
一个项目的输入输出端口是定义在( )中。
答案是:实体中
宏功能模块和IP核开发伙伴组织(Altera Megafunction Partners Program)
答案是:球状矩阵排列(ball grid array
AMPP:Altera
答案是:宏功能模块和IP核开发伙伴组织(Altera Megafunction Partners Program)
ASIC
答案是:专用集成电路(Application Specific Integrated Circuit)
变量赋值号是( ),信号赋值号是( <= )
答案是::=
VHDL语言中变量定义的位置是( )。
答案是:结构体中特定位置
指定设计电路的输入/输出端口与目标芯片引脚的连接关系的过程称为( )
答案是:端口映射
执行MAX+p1us Il的“Timlng Analyzer”命令,可以 设计电路输入与输出波形间的( )
答案是:延时量
图形文件设计结束后一定要通过( ) ,检查设计文件是否正确。
答案是:编译
\maxplus2\max2lib\mf是 函数 元件库,包括( )、(编码器)、(译码器)
答案是:加法器
若在MAX+plusII集成环境下,执行文本输入设计方法,应选择(. ) 方式。
答案是:vhd
UART
答案是:通用异步收发器(Universal Asynchronous Receiver/Transmitter)
VHDL
答案是:超高速集成电路硬件描述语言(Very High Speed Integrated Circuits Hardware Description Language)
分立器件
答案是:分立器件一般就是相对于集成电路(IC)来说的半导体元件。简单的区分方法就是,不是IC的半导体元件就是分立器件。比如二极管、三极管、达林顿管、MOS管、晶闸管是分立器件。
层次化设计是将一个大的设计项目分解为若干个( )或者若干个(层次)来完成的
答案是:子项目
MAX+plusII的波形文件类型是( )
答案是:.swf
DA工具大致可以分为( ) 、(仿真器) 、 (hdl综合器) 、 (适配器) 以及 (下载器) 等5个模块。
答案是:设计输入编辑器
硬件描述语言HDL给PLD和数字系统的设计带来了更新的设计方法和理念,产生了目前最常用的并称之为( )的设计法。
答案是:自顶向下
采用PLD进行的数字系统设计,是基于( )的设计或称之为(自底向上) 的设计。
答案是:芯片
当前最流行的并成为IEEE标准的硬件描述语言包括( ) 和 (verilog)
答案是:vhdl
主动元件
答案是:是指电子电路中,当获得能量供给时,可以发挥放大、振荡等主动机能的零件。另一定义为:是一种具有增益,或是依靠电流方向的电子元件。
有源器件
答案是:如果电子元器件工作时,其内部有电源存在,则这种器件叫做有源器件。除了输入信号外,还必须要有外加电源才可以正常工作。
无源器件
答案是:如果电子元器件工作时,其内部没有任何形式的电源,则这种器件叫做无源器件。只需输入信号,不需要外加电源就能正常工作。
若在MAX+plusII集成环境下,执行原理图输入设计方法,应选择(blockdiagram/Schematic)命令方式
答案是:blockdiagram/Schematic
将硬件描述语言转化为硬件电路的重要工具软件称为( )
答案是:综合器
VHDL 不等于关系运算符是 ( )
答案是:/=
一个完整的VHDL程序应包含三个基本部分,即库文件说明、(程序包应用说明)和( )
答案是:实体和结构体说明
十六进制数16#E#E1对应的十进制数值是( )
答案是:224
原理图文件类型后缀名是(. ),Verilog HDL语言文本文件类型的后缀名是(.V )
答案是:GDF
VHDL 同或逻辑操作符是 ( )
答案是:XNOR
电子元件
答案是:电子产品中最小单位,它具有完整性、独立性、不可分割性,是电器产品中的基本单元。它与器件不同的一点是生产加工时不改变分子成分的成品。 比如电阻、电容、电感、电磁继电器
文本输入是指采用( ) 进行电路设计的方式。
答案是:硬件描述语言
STD_LOGIC_1164程序包是 ( ) 库中最常用的程序包
答案是:IEEE
VHDL基本语句有( )、 (并行语句)和属性自定义语句
答案是:顺序语句
常用硬件描述语言有( )、(AHDL)以及(VHDL)
答案是:Verilog HDL
VHDL 的 操作 符 包括 ( )和 (符号运算符)
答案是:算术 运算 符
VHDL 的数据对象分为( )、(变量)和(信号)3 类
答案是:常量
将硬件描述语言转化为硬件电路的重要工具软件称为 ( )
答案是:HDL 综合器
CAM
答案是:算机辅助制造)的核心是计算机数值控制(简称数控),是将计算机应用于制造生产过程的过程或系统。1952年美国麻省理工学院首先研制成数控铣床。数控的特征是由编码在穿孔纸带上的程序指令来控制机床。
Capp
答案是:CAPP(Computer Aided Process Planning)是指借助于计算机软硬件技术和支撑环境,利用计算机进行数值计算、逻辑判断和推理等的功能来制定零件机械加工工艺过程。借助于CAPP系统,可以解决手工工艺设计效率低、一致性差、质量不稳定、不易达到优化等问题。
FEM
答案是:Finite Element Method的缩写,译为有限单元法。FEM是一种高效能、常用的计算方法,它将连续体离散化为若干个有限大小的单元体的集合,以求解连续体力学问题。有限元法在早期是以变分原理为基础发展起来的,所以它广泛地应用于以拉普拉斯方程和泊松方程所描述的各类物理场中
FSM
答案是:有限状态机(Finite State Machine)
FPSLIC
答案是:现场可编程系统级集成电路(Field Programmable System Level Integration Circu)
在 VHDL 程序中,(实体)和( )是两个必须的基本部分
答案是:结构体
常用 EDA 的设计输入方式包括( )、(图形输入方式)、(波形输入方式)
答案是:文本输入方式
VHDL源程序的文件名应与( )相同,否则无法通过编译。
答案是:实体名
在PC上利用VHDL进行项目设计,不允许在( )下进行,必须在根目录为设计建立一个工程目录
答案是:根目录
MAX+PLUS的文本文件类型是
答案是:VHD
CFD
答案是:CFD软件 (Computational Fluid Dynamics, 即计算流体动力学, 简称CFD。CFD是近代流体力学,数值数学和计算机科学结合的产物,是一门具有强大生命力的边缘科学。它以电子计算机为工具,应用各种离散化的数学方法,对流体力学的各类问题进行数值实验、计算机模拟和分析研究,以解决各种实际问题。
FEA:有限元分析
答案是:是Finite Element Analysis的简写,即有限元分析,广泛应用于工程分析计算。它的基本概念是用较简单的问题代替复杂问题后再求解,将求解域看成是由许多称为有限元的小的互连子域组成,对小单元进行分析。一般用有限元分析软件来计算实际工程问题,如ABAQUS等。 在航空领域多用于振动、流体、热能传动等项目的分析,为飞机提供良好的空气动力学结构和发动机传动结构提供支持。属于CAE软件
Cae
答案是:指工程设计中的计算机辅助工程CAE(Computer Aided Engineering),指用计算机辅助求解分析复杂工程和产品的结构力学性能,以及优化结构性能等。而CAE软件可作静态结构分析,动态分析;研究线性、非线性问题;分析结构(固体)、流体、电磁等
EPLD
答案是:可擦除可编程逻辑器件(Erasable Programmable Logic Device)
EDIF
答案是:电子设计交换格式(electronic design interchange format)
图形文件设计结束后一定要通过( ),检查设计文件是否正确。
答案是:仿真
VHDL的数据对象包括 ( ) 、(常量) 和 (信号),它们是用来存放各种类型数据的容器。
答案是:变量
时序仿真是在设计输入完成之后,选择具体器件并完成布局、布线之后进行的时序关系仿真,因此又称为 ( )
答案是:功能仿真
EDA设计流程包括 ( ) 、(设计输入)、 (设计处理) 和(器件编程) 四个步骤
答案是:设计准备
一般把EDA技术的发展分为( )、(CAE)和(EDA)三个阶段
答案是:CAD
MDO
答案是:Multidisciplinary DESIGN optimize 多学科设计优化 通过CAE对CAD设计模型进行多学科的再次优化,从而在包括受力、流体等等飞机各个方面得到最大的优化
ICAD
答案是:Intelligent Computer Aided Design
EDA
答案是:电子设计自动化(Electronic Design Automation)
以EDA方式设计实现的电路设计文件,最终可以编程下载到( )或者(CPLD)芯片中,完成硬件设计和验证。
答案是:FPGA,CPLD
现场可编程门阵列的英文简称是 A.FPGA B.PLA C.PAL D.PLD
答案是:A
可编程逻辑器件的英文简称是 A.FPGA B.PLA C.PAL D.PLD
答案是:D
正确给变量X赋值的语句是 A.X<=A+B; B.X:=A+b; C.X=A+B; D.前面的都不正确
答案是:B
不属于顺序语句的是 A.IF语句 B.LOOP语句 C.PROCESS语句 D.CASE语句
答案是:A
EDA的中文含义是 A.电子设计自动化 B.计算机辅助计算 C.计算机辅助教学 D.计算机辅助制造
答案是:C
转换函数TO_BITVECTOR(A)的功能是 A.将STDLOGIC_VECTOR转换为BIT_VECTOR B.将REAL转换为BIT_VECTOR C.将TIME转换为BIT_VECTOR D.前面的说法都错误
答案是:D
关于关系运算符的说法正确的是 A.不能进行关系运算 B.关系运算和数据类型无关 C.关系运算数据类型要相同 D.前面的说法都错误
答案是:C
如果a=1,b=0,则逻辑表达式(a AND b) OR( NOT b AND a)的值是 A.1 B.2 C.0 D.不确定
答案是:A
目前为: 1/2 页  首页   上页  下页 尾页