西安交通大学——数字电
主从RS触发器在CP=期间,R、S之间不存在约束。
答案是:错误
主从JK触发器在CP=期间,存在一次性变化。
答案是:正确
正“与非”门也就是负“或非”门。
答案是:正确
在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
答案是:正确
约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作,也可当作 0。
答案是:正确
位倒T型电阻网络DAC的电阻网络的电阻取值有2种。
答案是:正确
为实现将JK触发器转换为D触发器,应使J=D,K=D。
答案是:正确
时序电路不含有记忆功能的器件
答案是:错误
三态门输出为高阻时,其输出线上电压为高电平。
答案是:错误
三极管作为开关使用时,要提高开关速度,可降低饱和深度。
答案是:正确
逻辑变量的取值,比0大。
答案是:错误
利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。
答案是:正确
计数器除了能对输入脉冲进行计数,还能作为分频器用。
答案是:正确
函数F连续取00次对偶,F不变。
答案是:正确
构成一个7进制计数器需要3个触发器
答案是:正确
二进制数00和二进制代码00都表示十进制数。
答案是:错误
单稳态触发器它有一个稳态和一个暂稳态
答案是:正确
触发器中,存在连续空翻现象的有钟控的触发器。
答案是:正确
八位二进制数可以表示256种不同状态。
答案是:正确
八路数据分配器的地址输入(选择控制)端有8个。
答案是:错误
TTL与非门与CMOS与非门的逻辑功能不一样。
答案是:错误
D/A转换器是将模拟量转换成数字量。
答案是:错误
D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。
答案是:正确
D/A的含义是模数转换
答案是:错误
CMOS门的输出结构和TTL的类似,可以分成标准的、漏极开路及3态输出三种。
答案是:正确
BCD码即842码。
答案是:错误
A+AB=A+B
答案是:错误
1001个“1”连续异或的结果是。
答案是:正确
组合电路设计的结果一般是要得到( A)。
答案是:逻辑电路图
组合电路分析的结果是要获得(B )。
答案是:电路的逻辑功能
主从JK触发器Q的状态是在时钟脉冲CP(B )发生变化。
答案是:下降沿
在设计过程中,逻辑函数化简的目的是( B)。
答案是:用最少的逻辑器件完成设计
在环形振荡器中,为了降低振荡频率,通常在环形通道中串入( C)。
答案是:RC环节
在(C )端加可变电压,可使555多谐振荡器输出调频波。
答案是:C-U
欲在一串幅度不等的脉冲信号中,剔除幅度不够大的脉冲,可用(A )电路。
答案是:施密特触发器
欲把一脉冲信号延迟8个CP后输出,宜采用( C)电路。
答案是:移位寄存器
欲把并行数据转换成串行数据,可用(C )。
答案是:移位寄存器
欲把36kHz的脉冲信号变为Hz的脉冲信号,若采用0进制集成计数器,则各级的分频系数为(B )。
答案是:(4,9,10,10,10)
与倒T型电阻网络DAC相比,权电流网络D/A转换器的主要优点是消除了(B )对转换精度的影响。
答案是:模拟开关导通电阻
用原码输出的译码器实现多输出逻辑函数,需要增加若干个(C )。
答案是:或门
用三态门可以实现“总线”连接,但其“使能”控制端应为(D )。
答案是:分时使能
用卡诺图化简具有无关项的逻辑函数时,若用圈法,在包围圈内的?是按 处理;在包围圈外的?是按 处理。( B)
答案是:1,0
用不同数制的数字来表示2007,位数最少的是( D)。
答案是:十六进制
用不同数制的数字来表示2004,位数最少的是( A)。
答案是:十六进制
用M×4的DRAM芯片通过( C)扩展可以获得4M×8的存储器。
答案是:复合
以下可编程逻辑器件中,集成密度最高的是( D)。
答案是:FPGA
已知二输入逻辑门的输入A、B和输出F的波形如下图所示,这是哪种逻辑门的波形?(C )。
答案是:同或
已知 ,选出下列可以肯定使 的取值(D )。
答案是:BCD=111
小容量RAM内部存储矩阵的字数与外部地址线数n的关系一般为( A)。
答案是:2n
维持阻塞型D触发器的状态由CP (A )时D的状态决定。
答案是:上升沿
数字信号是(B )。
答案是:时间和幅值上离散的信号
数字系统中,能自行产生矩形波的电路是(C )。
答案是:多谐振荡器
数字系统中,能实现精确定时的电路是(B )。
答案是:单稳态触发器
数字系统中,常用(B )电路,将输入脉冲信号变为等幅等宽的脉冲信号。
答案是:单稳态触发器
数字电路中最常用的BCD码是(B )。
答案是:8421码
数字电路中使用的是(A )。
答案是:二进制
数字电路中,晶体管的工作于(D )状态。
答案是:开关
十进制数36转换为十六进制数,结果为(B )。
答案是:24
三态寄存器的( D)信号无效时,寄存器输出为高阻状态。
答案是:输出使能
三极管开关电路中,影响开关速度的主要因素是(C )。
答案是:ts
若将输入脉冲信号延迟一段时间后输出,应用(B )电路。
答案是:单稳态触发器
如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于0mV,最少应选用( C)位ADC。
答案是:10
如要将一个最大幅度为5.V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用(B )位ADC。
答案是:8
如果触发器的次态仅取决于CP (A )时输入信号的状态,就可以克服空翻。
答案是:上(下)沿
如果把触发器的JK输入端接到一起,该触发器就转换成( B)触发器。
答案是:T
如果把触发器的JK输入端接到一起,该触发器就转换成(A )触发器。
答案是:D
如果把D触发器的输出 反馈连接到输入D,它输出Q的脉冲波形的频率为CP脉冲频率f的 (D )。
答案是:二分频
两个与非门构成的基本RS触发器,当Q= =0时,当两个输入信号 和 时触发器的输出Q会( B)。
答案是:保持1不变
两个开关控制一盏灯,用A和B为表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为( D)。
答案是:与非
基本RS触发器的输入直接控制其输出状态,所以它不能称为(C )触发器。
答案是:同步
格雷码与奇偶校验码又被称为( D)。
答案是:可靠性代码
格雷码的优点是
答案是:两组相邻代码之间只有一位不同
改变(D )之值不会影响555构成单稳态触发器的定时时间tw。
答案是:电源VCC
二极管与门的两输入信号AB=(D )时,输出为高电平。
答案是:11
二极管或门的两输入信号AB=(A )时,输出为低电平。
答案是:0
电源电压VDD为0V的CMOS集成模拟开关可接通幅度为(B )的信号。
答案是:0~10V
电可擦除的PROM器件是(B )。
答案是:E2PROM
从电路结构上看,时序电路必须含有(B )。
答案是:存储电路
处理(D )的电子电路是数字电路。
答案是:数字信号
程序控制中,常用( A)电路作定时器。
答案是:计数器
采用双地址译码且分时送入行和列地址信号DRAM内部存储矩阵的字数与外部地址线数n的关系一般为( B)。
答案是:22n
不属于CMOS逻辑电路优点的提法是( D)。
答案是:电流驱动能力强
标准TTL门关门电平 之值为( C)。
答案是:0.8V
把数字量转换成为相应模拟量的过程称(A )。
答案是:数-模转换
把模拟量转换成为相应数字量的转换器件称为( D)。
答案是:ADC
TTL与非门阈值电压UT的典型值是(B )。
答案是:1.4V
TTL与非门输出高电平的参数规范值是(B )。
答案是:≥2.4V
TTL与非门输出低电平的参数规范值是( C)。
答案是:≤0.4V
TTL与非门高电平输出电流IOH 的参数规范值是(B )。
答案是:400μA
n位环形移位寄存器的有效状态数是(A )。
答案是:n
n位二进制的A/D转换器可分辨出满量程值( c)的输入变化量。
答案是:1/(2n – 1)
目前为: 1/1 页  首页   上页 下页 尾页