西安交通大学-——微机
总线周期是指CPU执行一条指令所需的时间。
答案是:错误
总线是专门用于完成数据传送的一组信号线。
答案是:错误
中断服务程序结束时,可用RET指令代替IRET指令返回主程序。
答案是:错误
指令MOV DI,OFFSET[BX][SI]是正确的。
答案是:错误
指令MOV CS,BX是非法的。
答案是:正确
指令MOV AX,[BX]的源操作数是寄存器寻址方式
答案是:错误
在可屏蔽中断的嵌套原则中,不允许低级中断打断高级中断,但允许同级中断相互打断。
答案是:错误
在80486的32位标志寄存器中,其每一位都有一定的含义。
答案是:错误
要把变量BUFF的有效地址送给BX,可用MOV BX,BUFF指令。
答案是:错误
寻址256M字节内存空间,需28条地址线。
答案是:正确
无条件转移指令只能手于段内直接转移。
答案是:错误
同一片8259的8个中断源的中断向量在中断向量表中可以不连续存放。
答案是:错误
若一个数据块的起始地址为20A0H;0F6H,则该数据块起始地址的实际地址是21B60H。
答案是:错误
若8259A工作在优先级自动循环方式,则IRQ4的中断请求被响应并且服务完毕后,优先级最高的中断源是IRQ3.
答案是:正确
逻辑操作符AND,OR,XOR和NOT,只能用于数学表达式。
答案是:正确
连接CPU和外设的接口电路中必须要有状态端口。
答案是:错误
可屏蔽中断要执行两个中断响应总线周期。
答案是:正确
静态随机存储器的内容可以永久保存。
答案是:错误
寄存器寻址其运算速度较低。
答案是:错误
对堆栈区的操作必要遵循先进先出的原则。
答案是:错误
段寄存器间不能直接进行数据传送。
答案是:正确
不能给段寄存器赋立即数。
答案是:正确
SP的内容可以不指向堆栈的栈顶
答案是:错误
MOV AX,[BP]的源操作数的物理地址为16*(DS)+(BP)。
答案是:错误
I/O数据缓冲器主要用于协调CPU与外设在速度上的差异。
答案是:正确
I/O接口的基本功能之一是完成数据的缓冲。
答案是:正确
CPU在响应外中断时,会自动将标志标志寄存器的IF和TF清零。
答案是:正确
CLD指令是MOVSB指令的使用条件之一。
答案是:错误
Cache是一种快速的静态RAM,它介于CPU与内存之间。
答案是:正确
80486的逻辑段不允许有段的重叠和交叉。
答案是:错误
最小模式时,当M/O为低电平时,表示CPU正在对(B)进行访问
答案是:I/O端口
状态信息是通过(A)总红进行传送的。
答案是:数据
转移类指令对标志位的状态 C
答案是:无影响
主存和CPU之间增加高速缓存的目的的是 A
答案是:解决CPU和主存间的速度匹配问题
中断向量可以提供 C
答案是:中断服务程序入口地址
指令ADD CX,55H[BP]的源操作数的寻址方式是 D
答案是:寄存器相对寻址
执行返回指令,退出中断服务程序,这时返回地址来自 C
答案是:堆栈区
支持无条件传送方式的接口电路中,至少应包含 D
答案是:数据端口
在中断传送方式下,主机与外部设备间的数据传送通路是 A
答案是:数据总线DB
在下面关于微处理器的叙述中,错误的是 C
答案是:寄存器由具有特殊用途的部分内存单元组成,是内存的一部分
在下列指令中,能使PC机CPU对I/O端口进行读写访问的是 C
答案是:输入输出指令
在下列伪指令中定义字变量的是 B
答案是:DW
在数据传送指令执行过程中,不能直接与立即数进行传送的是 B
答案是:段寄存器
在保护模式下,代码段的段基址存在于(D)中
答案是:段描述符
运算型指令的寻址和转移型指令的寻址,其不同点在于 A
答案是:前者取操作数,后者决定程序的转移地址
运算器的主要功能是 C
答案是:算术运算与逻辑运算
欲读取8259A的IMR内容,可(D)
答案是:直接读8259A的奇地址
欲读取8259A的IMR内容,必须先写(D)命令字
答案是:OCW3
欲从存储单元取某操作数,可采用(D)
答案是:寄存器间接寻址、直接寻址
用3片8259A级联,最多可管理的中断数是 B
答案是:22级
以80486CPU构成的PC机,其系统总线至少应采用 C
答案是:ISA总线
现行PC机中,I/O口常用的I/O地址范围是 D
答案是:0000H~03FFH
下面有关MN/MX的叙述正确的是 C
答案是:是工作模式选择信号,由外部输入,为低电平时CPU在最小模式,为高电平时,CPU工作在最大模式
下面关于主存储器(也称为内存)的叙述中,不正确的是 B
答案是:存储器的读、写操作,一次仅读出或写入一个字节。
下面的说法中,(C)是正确的是
答案是:EPROM是可改写,但它不能作为读写存储器
下列总线中,属于局总线的是 D
答案是:PCI
下列指令中不属于逻辑运算指令的是 B
答案是:CWD
下列指令中不会改变指令指针寄存器内容的是 A
答案是:MOV
下列指令中,能使AL的内容固定为偶数的是 C
答案是:AND AL.OFEH
下列有关指令指针寄存器的说法中,哪一个是正确的 B
答案是:IP存放下一条将要执行的指令在代码段中的偏移地址
下列引起CPU程序中断的四种情况中,(C)需要由硬件提供中断类型码
答案是:INT R
下列四条指令都可用来使累加器清“0”,但其中不能清“进位”位的是(C)
答案是:MOV AL,0
下列说法中,错误的是 C
答案是:在PC/XT下不能扩展新的8259A
下列能使CF标志置1的指令是 C
答案是:STC
下列描述正确的是 B
答案是:汇编语言包括指令性语句和伪指令语句
下列几种芯片是PC机的常用I/O接口芯片,它们之中可接管总线控制数据传送的是 B
答案是:8237A
伪指令END告诉汇编程序 B
答案是:过程定义
微型计算机的型号是奔四800,则其中800的含义是(D)
答案是:时钟频率为800MHZ
微机中控制总线提供 D
答案是:上述(B)(A)
微机系统中的存储器可分为四级,其中存储容量最大的是 D
答案是:外存
特殊屏蔽方式要解决的主要问题是 C
答案是:开放低级中断
算术移位指令SAR用于 B
答案是:带符号数除2
实时模式下的80486CPU对指令的寻址由(A)决定
答案是:CS,IP
实模式下,对于80486微机系统,其中断类型码为18H的中断向量从内存中物理地址为()开始存放,共占(D)个字节。
答案是:00060H,4
实模式下,NMI中断的中断矢量表中的位置是 C
答案是:固定在已0008H开始的2个单元中
实模式下,80486管理的内存空间中,地址为00000H~003FFH中存放着 D
答案是:中断向量表
设某中断服务程序在中断向量表的地址为0:70H,则该中断的中断类型码应是 D
答案是:1CH
设某一个单元的物理地址是54321H,则正确的逻辑地址表为(C)
答案是:5430H:0021H
若用MB作为PC机主存容量的计量单位,1MB等于(B)字节
答案是:220个字节
若已知【X】补=11101011B,【Y】补=01001010B,则【X-Y】补=(A)
答案是:10100001B
若某数据段位于存储区68000H~7FFFF,则该数据段的段基址是 D
答案是:6800H
若AL=3B,AH=7DH,则AL和AH中的内容相加后,标志CF、SF和OF的状态分别是 A
答案是:0、1、1
若8259工作在自动循环方式下,当前IR3上的中断请求已执行并返回,则8个中断源中优先级最高的是 A
答案是:IR4
若(AX)=96H,(BX)=65H,依次执行ADD AX,BX指令和DAA指令后,(AL)=C
答案是:61H
如果有多个中断请求同时发生,系统将根据它们的优先级高低,响应优先级最高的中断请求,若要调整响应顺序,则应使用(C)
答案是:中断屏蔽
如果一个程序在执行前CS=1000H,IP=2000H,该程序的起始地址是 B
答案是:12000H
如果访问存储器时使用BP寻址,则默认的段寄存器是 D
答案是:SS
某系统中,已知SS=2360H,SP=08000H,若将20H个字节的数据入栈,则SP的内容为 D
答案是:07E0H
某CPU的主频为250MHZ,则它的时钟周期为 D
答案是:4ns
逻辑移位指令SHL用于 C
答案是:无符号数乘2
连续启动两次独立的存储器操作之间的最小间隔叫 A
答案是:存取时间
利用DOS系统功能调用的9号(AH=9)功能,显示一个字符串,其入口参数应为(A)
答案是:DS:DX=字符串首地址
将微处理器、内存储器及I/O接口连接起来的总线是 C
答案是:系统总线
加减类运算指令对标志位的状态 A
答案是:有影响
寄存器间接寻址方式中,操作数在(C)中
答案是:主存单元
计算机中运算器和控制器合称为 A
答案是:CPU
计算机内部,一切信息的存取,处理和传送都是以(D)形式进行
答案是:二进制编码
计算机工作中只读不写的存储器是 B
答案是:ROM
和外存储器相比,内存储器的特点是 C
答案是:容量小、速度快、成本高
改变(C)寄存器的值,可改变堆栈中栈顶元素的位置
答案是:SP
对可编程接口芯片进行读/写操作必要条件是 D
答案是:CS=0
对存储器访问时,地址线有效和数据线有效的时间关系应该是(C)
答案是:地址线较先有效
当系统发生某个事件时,CPU暂停现行程序的执行转去执行相应程序的过程,称为 B
答案是:中断响应
当M/IO=0,W/R=0时,80486CPU完成的操作为 B
答案是:I/O读
当AH=(C)时,执行INT 21H指令可在屏幕上显示一组字符
答案是:09H
存存周期是指 D
答案是:存储器进行连续读/写操作允许的最短时间3间隔
储存器FLAGS中存放两类标志,即 B
答案是:控制标志、状态标志
采用虚拟存储器的目的是 C
答案是:扩大内存的寻址空间
采用高速缓存Cache的目的是 B
答案是:提高主存速度
按与存储器的关系,I/O端口的编址方式分为 C
答案是:统一和独立编址
SP的作用是用来指示 A
答案是:栈顶元素的有效地址
PC机中为使工作于一般全嵌套方式的8259中断控制器能接受下一个中断请求,在中断服务程序结束处应 C
答案是:发送EOI命令
PC机执行输出指令OUT时,向相应的I/O接口芯片产生的有效控制信号是 C
答案是:LOW
JMP WORO PTR[DI]是(A)
答案是:段内间接转移
INC指令不影响(B)标志
答案是:CF
CPU与外设间数据传送的控制方式有 D
答案是:以上三种都是
CPU与慢速的外设进行数据传送时,采用(B)方式可提高CPU的效率。
答案是:中断
CPU与I/O设备间传送的信号有(D)
答案是:以上三种都是
CPU响应INTR和NMI中断时,相同的必要条件是(A)
答案是:当前指令执行结束
CPU对存储器或I/O端口完成一次读/写所需的时间称为一个(B)周期
答案是:总线
目前为: 1/2 页  首页   上页  下页 尾页